Max Koenen, M.Sc.

Wissenschaftlicher Mitarbeiter  

Technische Universität München
Fakultät für Elektrotechnik und Informationstechnik
Lehrstuhl für Integrierte Systeme
Arcisstr. 21
80290 München

Tel.: +49.89.289.23084
Fax: +49.89.289.28323
Gebäude: N1 (Theresienstr. 90)
Raum: N2118
Email: max.koenen@tum.de

Forschung

Ich forsche an fehlertoleranten Network on Chips (NoC) für sicherheitskritische Echtzeitsysteme. Dabei konzentriere ich mich insbesondere auf Time-Division Multiplexed (TDM) und hybride NoCs.

Lehre

SystemC Laboratory (seit WS 2016/17)

Angebotene Arbeiten

Plugin error

 

Unter Umständen sind auch Arbeiten möglich, die hier nicht explizit ausgeschrieben sind und sich grob in meinem Forschungsgebiet bewegen. Gerne kannst du mit einer Themenidee vorbeikommen, häufig finden wir dann eine Lösung!

Laufende Arbeiten

Bachelorarbeiten

Implementation of a Pedestrian Detection Algorithm for a Fail-Operational Demonstrator System

Masterarbeiten

Design and Implementation of a DMA Controller in a Network Interface for a Fault-Tolerant Hybrid Network on Chip

Forschungspraxis (Research Internship)

Design and Implementation of a Traffic Generator Module for a Hybrid Network on Chip

Design and Implementation of a Statistics Surveillance Module for an MPSoC Demonstrator System

Seminare

Slot Table Configuration Techniques for TDM NoCs

Slot Table Configuration Techniques for TDM NoCs

Betreute Arbeiten

  • Design and Implementation of a Network Interface for a Fault-Tolerant Hybrid Network on Chip
    (Master Thesis, Alexander Ostertag, 2019)
  • Design and Implementation of a Fault-Tolerant Control and Management Network for System on Chip
    (Master Thesis, Daniel Padva, 2019)
  • Development of a Monitoring and Fault Injection Module for a Hybrid NoC
    (Bachelor Thesis, Laura Grünauer, 2019)
  • Design and Implementation of an IO-Tile for an MPSoC Demonstrator on a FPGA
    (Research Internship, Lorenz Völk, 2019)
  • Implementation of Fault-Injection & Fault-Detection Mechanisms in a Time-Division Multiplexed Network on Chip
    (Research Internship, Andrea Nicholas Beretta, 2019)
  • Implementation and Evaluation of a UART Device Emulation Module
    (Bachelor Thesis, Thomas Leyk, 2018)

Projekte

Forschungsprojekte

  • ARAMiS II
    Erforschung der Nutzung von Mehrprozessorsystemen in Sicherheitskritischen Anwendungen. Gefördert vom BMBF.

Open Source Projekte

  • OpTiMSoC
    A free and open framework for tiled manycore SoCs
  • GLIP: the Generic Logic Interfacing Library
    Simple, FIFO-based communication between FPGA and a PC

 

Publikationen

  • Nguyen Anh Vu Doan, Max Koenen, Thomas Wild, Andreas Herkersdorf: Multi-Objective Optimization of Channel Mapping for Fail-Operational Hybrid TDM NoCs. 2019 Seventh International Symposium on Computing and Networking (CANDAR), 2019 mehr… BibTeX
  • Max Koenen, Nguyen Anh Vu Doan, Thomas Wild, and Andreas Herkersdorf: A Hybrid NoC Enabling Fail-Operational and Hard Real-Time Communication in MPSoC. ARCS Konferenz, 2019 mehr… BibTeX Volltext ( DOI )
  • Max Koenen, Nguyen Anh Vu Doan, Thomas Wild, Andreas Herkersdorf: Channel Mapping Strategies for Effective Protection Switching in Fail-Operational Hard Real-Time NoCs. Proceedings of the 13th IEEE/ACM International Symposium on Networks-on-Chip (NOCS), 2019 mehr… BibTeX Volltext ( DOI )